You are on page 1of 5

UNIVERSIDAD POLITECNICA SALESIANA

1

Abstract in the present practice we are going
to proceed to manipulate and check the function of
the logical Gates more important

En la presente prctica vamos a observar el
funcionamiento y configuracin de las diferentes
compuertas lgicas basndonos en un datasheet
para observar el orden de los pines y su
funcionamiento basndonos tambin en tablas de
verdad de cada compuerta lgica.

ndice de trminos compuertas lgicas.

I. INTRODUCCION
En esta prctica demostraremos el funcionamiento
de las compuertas lgicas, comprobando la tabla de
verdad de cada una de ellas, as como en anlisis de
laboratorio con las respectivas mediciones en cada
compuerta seleccionada.

II. OBJETIVOS
1. Identificar los pines del circuito integrado.
2. Comprobar el funcionamiento de las compuertas
lgicas OR, AND, NOT, NAND, NOT.
III. MARCO TEORICO.
La puerta lgica tiene una o ms entradas y
producen una salida que es una funcin lgica (o
booleana) de los valores de las entradas. Aunque las
entradas y las salidas son magnitudes analgicas como
voltaje, corriente o incluso presin hidrulica, stas
son modeladas tomando dos valores discretos, 0
(nivel bajo) y 1 (nivel alto).

III.A CONSTANTES Y VARIABLES BOOLEANAS
En el lgebra booleana difiere de manera notable del
lgebra comn en que a las constantes y variables
booleanas slo se les permite tener dos valores
posibles: 0 o 1

Figura 1 Constantes y Variables Booleanas
III.B TABLAS DE VERDAD

Podemos describir Describir cmo la salida lgica de
un circuito depende de los niveles lgicos presentes en las
entradas de un circuito.


Figura 2 Tabla de verdad

Figura 3 Circuito Equivalente
III.C COMPUERTAS LOGICAS

III.C1 COMPUERTA LOGICA AND (7408)
La compuerta AND produce la multiplicacin lgica
AND: esto es: la salida es 1 si la entrada A y la entrada
B estn ambas en el binario 1: de otra manera, la
salida es 0. La tabla muestra que la salida X es 1
solamente cuando ambas entradas A y B estn en 1
PRACTICA # 1
FUNCIONAMIENTO DE LAS COMPUERTAS
LOGICAS

UYAGUARI CHRISTIAN.
cuyaguarip@est.ups.edu.ec
UNIVERSIDAD POLITCNICA SALESIANA SEDE CUENCA
ELECTRONICA DIGITAL
UNIVERSIDAD POLITCNICA SALESIANA SEDE CUENCA



UNIVERSIDAD POLITECNICA SALESIANA



2

Figura 4 Representacin de la compuerta y tabla de
verdad

Figura 5 Circuito Integrado
III.C2 COMPUERTA LOGICA NAND (7400)
Es el complemento de la funcin AND, consiste en
una compuerta AND seguida por un pequeo crculo
(quiere decir que invierte la seal). La designacin
NAND se deriva de la abreviacin NOT - AND. Una
designacin ms adecuada habra sido AND invertido
puesto que es la funcin AND la que se ha invertido.



Figura 6 Tabla de verdad

Figura 7 Compuerta Integrada Nand
III.C3 COMPUERTA LOGICA OR (7432)

Produce la funcin sumadora, esto es, la salida es 1 si
la entrada A o la entrada B o ambas entradas son 1; de
otra manera, es 0.

Figura 8 Tabla de verdad

Figura 9 Circuito Integrado OR
III.C4 COMPUERTA LOGICA NOR
La compuerta NOR es el complemento de la
compuerta OR y utiliza el smbolo de la compuerta OR
seguido de un crculo pequeo (quiere decir que
invierte la seal).
UNIVERSIDAD POLITECNICA SALESIANA



3


Figura 10 Tabla de Verdad

Figura 11 Circuito Integrado Nor
III.C5 COMPUERTA LOGICA NOT (7404)

El circuito NOT es un inversor que invierte el nivel
lgico de una seal binaria. Produce el NOT, o funcin
complementaria. Si la variable binaria posee un valor 0, la
compuerta NOT cambia su estado al valor 1 y viceversa.


Figura 12 Tabla de Verdad

Figura 13 Circuito Not

IV. LISTA DE MATERIALES

LISTADO DE MATERIALES
CANTIDAD DESCRIPCION
1 COMPUERTA LOGICA AND
1 COMPUERTA LOGICA NAND
1 COMPUERTA LOGICA OR
1 COMPUERTA LOGICA NOR
1 COMPUERTA LOGICA NOT
RESISTENCIAS
Tabla 1 Lista de Materiales

V. HERRAMIENTAS Y EQUIPOS

Protoboard
Cuaderno


HERRAMIENTAS:


Fuente DC.
Multmetro.

VI. DESARROLLO DE LA PRCTICA.

A) COMPUERTA AND


B Q
0 0 0
0 1 0
1 0 0
1 1 1

UNIVERSIDAD POLITECNICA SALESIANA



4

Figura 14 Simulacin Compuerta And

Figura 15 Simulacin Compuerta And

B) COMPUERTA NAND


B Q
0 0 1
0 1 1
1 0 1
1 1 0


Figura 16 Simulacin Compuerta Nand

Figura 17 Simulacin Compuerta Nand
C) COMPUERTA OR


B Q
0 0 0
0 1 1
1 0 1
1 1 1


Figura 18 Simulacin Compuerta Or

Figura 19 Simulacin Compuerta Or

VCC
5V
A
R1
1k
U1A
7408N
B
R2
1k
R3
1k
Q
5.000 V
+
-
LED3
VCC
5V
A
R1
1k
U1A
7408N
B
R2
1k
R3
1k
Q
LED1
0.000 V
+
-
VCC
5V
A
R4
1k
B
R5
1k
R6
1k
Q
5.000 V
+
-
U3A
7400N
LED1
VCC
5V
A
R4
1k
B
R5
1k
R6
1k
Q
0.000 V
+
-
U3A
7400N
LED1
VCC
5V
A
R7
1k
B
R8
1k
R9
1k
Q
5.000 V
+
-
LED2
U6A
7432N
VCC
5V
A
R7
1k
B
R8
1k
R9
1k
Q
5.000 V
+
-
LED2
U6A
7432N
UNIVERSIDAD POLITECNICA SALESIANA



5
D) COMPUERTA LOGICA NOR


B Q
0 0 1
0 1 0
1 0 0
1 1 0


Figura 20 Simulacin Compuerta Nor

Figura 21 Simulacin Compuerta Nor
E) COMPUERTA LOGICA NOT

A
Q
0 1
1 0


Figura 22 Simulacin Circuito Not

Figura 23 Simulacin Compuerta Not
VII. CONCLUSIONES Y RECOMENDACIONES
En la prctica realizada pudimos observar cmo se
cumple las tablas de verdad comprobando cada una
con la simulacin realizada lo que nos llevara a
entender el funcionamiento y comportamiento de una
compuerta en la realidad.
VIII. REFERENCIAS BIBLIOGRAFICAS.

[1] [1] Curso prctico de Electrnica Digital, circuitos
integrados y microprocesadores CEKIT, Volumen 1.
Felipe Gonzales G. CEKIT S.A 1993. Pereira
Colombia.



















VCC
5V
A
R10
1k
B
R11
1k
R12
1k
Q
5.000 V
+
-
LED4
U8A
7402N
VCC
5V
A
R10
1k
B
R11
1k
R12
1k
Q
0.000 V
+
-
LED4
U8A
7402N
VCC
5V
A
U13A
74LS04N
R19
1k
5.000 V
+
-
LED7
VCC
5V
A
U13A
74LS04N
R19
1k
0.045u V
+
-
LED7

You might also like