You are on page 1of 3

PRÁCTICA No.

9: Flip Flops asíncronos


Christian Andres Palta Ortega, Katherine Alexandra Fajardo Castillo
e-mail: cpalta@est.ups.edu.ec, kfajardoc2@est.ups.edu.ec


Resumen – En este documento se presentan los resultados
del funcionamiento de un circuito que dentro de su III. MARCO TEORICO
funcionamiento principal tiene la implementación de flip
flops asíncronos tanto NOR como NAND. Contiene además
a. Circuito Basico con Compuertas NOR
las tablas de verdad respectivas para comprobar el correcto
funcionamiento de los circuitos antes especificados.

Índices – Flip flop, NOR, NAND, FF, pulsantes, Tablas de


verdad, compuertas logicas, compuertas 12v, diodos led, dip-
switch.

I. INTRODUCCIÓN
Un circuito Flip – Flop puede construirse con dos
compuertas NAND o dos compuertas NOR. la conexión y Para representar de forma compacta el flip flop, no es
el acoplamiento cruzado mediante la salida de una necesario dibujar las compuertas . La representación
compuerta a la entrada de otra constituye una trayectoria que se utilizará será la indicada en la figura.[1]
de retroalimentación. Por esta razón los circuitos se
clasifican como secuenciales asíncronos. Cada Flip - Flop - Estado no valido
tiene dos salidas q y q', y dos entradas, set para ajustar y
Reset para restaurar. a este tipo de Flip – Flop se les llama
RS directamente acoplado o seguro.

II. OBJETIVOS
a. Implementar y verificar la tabla de verdad de los Flip
Flops (FF) asíncronos, uno armado con compuertas
NOR y otro con compuertas NAND. Los datos de
ingreso deben ser enviados con pulsantes. Acoplar
leds a las salidas para la verificación de las tablas de
verdad. Cuando se aplica un 1 en ambas entradas en el
flip-flop, tanto la salida Q como la Q´ va a 0. Esta
b. Medir dibujar y verificar las salidas Q, ~Q si ingresan condición viola el hecho que las salidas sean
los estados l[ogicos S y R indicados en la Figura 1 a complementarias. Esto significa que las salidas ya
los FF con compuertas NOR y NAND. no seran la negación una de la otra.

- Estado inicial
F
Supongamos: S=0, R=0, Q=0 y Q´ =1. Si en un nuevamente colocamos la entrada S en 0, no se
momento determinado cambiamos la entrada S de efectuará ningún cambio en el estado del FF.
0 a 1, la salida de la compuerta 1 (Q´ ) cambiará
de 1 a 0. Como esta salida es también una de las
entradas de la compuerta 2, al haber un 0 y un 0
como entrada, su salida (Q) pasará de 0 a 1. Como
antes, ahora la salida de la compuerta 2 (Q) es una
de las entradas de la compuerta 1. Como hubo un
cambio de 0 a 1 debemos ver que efecto tiene esto
en la salida de la compuerta 1. Las entradas son 1
y 1 a lo que la compuerta NOR responderá con un
0 a la salida (Q´ ). Como esta estaba en 0, el FF
queda en un estado estable y no hay más cambios. Nuestro estado actual es: S=0, R=1, Q=0 y Q´=1.
Al cambiar la entrada R de 1 a 0, la salida de la
compuerta 2 (Q) deberá dar un 0. Como ya está en
0 esto no produce ningún otro cambio. Estando
ahora en S=0, R=0, Q=0 y Q’=1, si nuevamente
colocamos en 1 la entrada R, la compuerta 2
responderá a las entradas 1 y 0 con un 0. Como la
salida (Q) está en 0, no habrá cambios. Para
finalizar, estando en S=0, C=1, Q=0 y Q’=1, si
nuevamente colocamos la entrada R en 0, no se
efectuará ningún cambio en el estado del FF.

- Tabla de Verdad
Supongamos: S=0, R=0, Q=1 y Q´ = 0. (condición
en la que quedamos anteriormente. Si en un Con lo anterior podemos concluir que nuestra
momento determinado cambiamos la entrada C de tabla de verdad quedara de la siguiente manera:
0 a 1, la salida de la compuerta 2 (Q) cambiará de
1 a 0. Como esta salida es también una de las S R Q Q’
entradas de la compuerta 1, al haber un 0 y un 0 0 0 Sin Cambio
como entrada, su salida (Q´ ) pasará de 0 a 1. 0 1 0 1
Como antes, ahora la salida de la compuerta 1 (Q´ 1 0 1 0
) es una de las entradas de la compuerta 2. Como
1 1 (No valido)
hubo un cambio de 0 a 1 debemos ver que efecto
tiene esto en la salida de la compuerta 2. Las
b. Circuito con Compuertas NAND
entradas son 1 y 1 a lo que la compuerta NOR
responderá con un 0 a la salida (Q). Como esta
estaba en 0, el FF queda en un estado estable y no
hay mas cambios.

Básicamente la configuración de la compuerta


NAND funciona igual que una NOR, la única
variación es su tabla de verdad que a continuación
presentaremos [2].

- Tabla de Verdad
Nuestro estado actual es: S=1, R=0, Q=1 y Q´=0.
En esta tabla se muestra que el estado no valido
Al cambiar la entrada S de 1 a 0, la salida de la
va a ser 0,0 ya que nos muestra una contradicción.
compuerta 1 (Q´) deberá dar un 0. Como ya está
Y nuestro estado inicial sera 1,1
en 0 esto no produce ningún otro cambio. Estando
ahora en S=1, R=0, Q=1 y Q´=0, si nuevamente
S R Q Q’
colocamos en 1 la entrada S, la compuerta 1
responderá a las entradas 1 y 0 con un 0. Como la 0 0 No valido
salida (Q´) está en 0, no habrá cambios. Para 0 1 1 0
finalizar, estando en S=1, R=0, Q=1 y Q´=0, si 1 0 0 1
1 1 Sin Cambio
IV. MATERIALES Y METODOLOGIA

a. Materiales
- Protoboard
- Cable Multipar de cobre.
- FLIP FLOPS NOR NAND
- 4 Pulsantes
- 4 Resistencias de 1kΩ y 4 resistencias de 330Ω
- 4 Diodos Led
- Fuente de 5V

b. Metodología:
- Instrucciones y consideraciones previas
- Desarrollo de tablas de verdad y conceptos - Tabla de verdad y voltajes.
previos sobre Flip Flops asíncronos.
- Comparación entre el diseño y la funcionalidad S R 𝑸 ̃
𝑸 VQ 𝑽𝑸̃
del circuito realizado en el laboratorio basado en 0 0 1 1 4.1V 3.8V
sus respectivas tablas de verdad. 0 1 0 1 0.08V 3.8V
1 0 1 0 3.30V 0.08V
V. RESULTADOS Y ANALISIS DE RESULTADOS 1 1 No Cambia 0.07V 4.1V

1. Circuito Flip Flop NOR 3. Grafica

- Circuito.

VI. CONCLUSIONES

En la práctica actual si se alcanzaron a cumplir todos los


objetivos planteados, en primera instancia se lograron realizar
las diferentes mediciones y comprobaciones de los Flip Flop
donde se pudo apreciar el guardado de información de los flip
flop manteniéndose dentro de un estado durante un tiempo
- Tabla de verdad y voltajes. indefinido mientras se cambiaba sus condiciones de entrada.
Los elementos de memoria que se utilizan en los circuitos
̃ ̃ secuenciales de reloj se llaman flip – flops estos circuitos son
S R 𝑸 𝑸 VQ 𝑽𝑸
celdas binarias capaces de almacenar un bit de información. Un
0 0 No Cambia 4.1V 0V
flip – flop tiene dos salidas, una para valor normal y otra para
0 1 1 0 3.8V 0.06V el valor complementario del bit almacenado en él.
1 0 0 1 0V 3.5V
1 1 0 0 0.07V 0.01V VII. REFERENCIAS
2. Circuito Flip Flop NAND Publicaciones Web
[1] http://www.ece.buap.mx/comunikece/archivos/Contador
- Circuito .pdf

[2] http://www.udistrital.edu.co/comunidad/profesores/jruiz/j
airocd/graficos/circuitosdig/digsec.ppt

You might also like